Región de Murcia
Fundación Séneca
FSE

Sincronización y Comunicación Eficientes en Arquitecturas Many-core CMP

Nace en Cartagena en 1984. En 2007 obtiene el título de Ingeniero en Informática por la Universidad de Murcia y es distinguido tras la realización de los estudios con una "Mención Honorífica a la Excelencia Académica". A continuación cursa el máster de Tecnologías de la Información y Telemática Avanzadas en la Universidad de Murcia obteniendo el título de máster en el año 2008. En el año 2009 obtiene una beca de la Fundación Séneca para realizar la tesis doctoral en la Universidad de Murcia, donde participa en actividades docentes en el año 2011. Paralelamente ha estado asociado al desarrollo de los proyectos CSD2006-00046 y TIN2009-14475-C04. Ha realizado una estancia externa en la Universidad de Ferrara (Italia) en 2011.. Posee comunicaciones en congresos nacionales e internacionales, así como publicaciones científicas en revistas de carácter internacional. Domina la lengua  inglesa y tiene conocimientos de la lengua francés.

Resumen de tesis

Las arquitecturas CMP se han establecido partiendo fundamentalemente de un modelo de memoria compartida que facilita su programación. En éste, tanto la comunicación como la sincronización entre sus hilos de ejecución se lleva a cabo a través de operaciones sobre bloques de memoria compartidos que se han de mantener coherentes para la correcta ejecución de las aplicaciones paralelas. Con el aumento progresivo del número de núcleos en estos sistemas se están empezando a desarrollar los primeros diseños denominados many-core CMPs, que constituyen un verdadero quebradero de cabeza tanto para los programadores en la tarea de extracción de paralelismo para las aplicaciones, así como en los arquitectos de computadores que tendrán que garantizar que tanto la comunicación, la sincronización y el mantenimiento de la coherencia se realicen con la menor latencia posible para no degradar sus prestaciones. Esta observación ha sido empleada ya por diversos investigadores para hacer propuestas tendentes a mejorar las prestaciones de los enlaces de las redes de interconexión. Este nuevo descubrimiento tecnológico ha propiciado también la posibilidad de incluir líneas globales en los futuros diseños CMP que permitirán establecer comunicaciones entre elementos muy distantes dentro de un chip pero a muy baja latencia y con pocas exigencias de ancho de banda. El objetivo de esta tesis es idear nuevas soluciones arquitectónicas, que haciendo uso del mecanismo de líneas globales ya descrito, permitan dotar a los futuros many-core CMPs de mecanismos más eficientes de sincronización y mantenimiento de la coherencia que los actualmente existentes y que, por lo tanto, aseguren su éxito.

Área de conocimiento

Arquitectura y Tecnología de Computadores

Grupo de investigación

Arquitectura y Computación
Director: Manuel Eugenio Acacio Sánchez

Programa de doctorado

Tecnologías de la Información y Telemática Avanzadas

Período de Actividad

01/01/2010 - 20/04/2012

Estado de tesis

Defendida

Principales indicadores de producción científico/tecnológicos

  1. José L. Abellán, Juan Fernández and Manuel E. Acacio. A G-line-based Network for Fast and Efficient Barrier Synchronization in Many-Core CMPs. Proc. of the International Conference on Parallel Processing (ICPP 2010). San Diego (CA-USA). September 2010.
  2. José L. Abellán, Juan Fernández and Manuel E. Acacio. GLocks: Efficient Support for Highly-Contended Locks in Many-Core CMPs. Proc. of the 25th IEEE International Parallel & Distributed Processing Symposium (IPDPS 2011). Anchorage (Alaska-USA). May 2011. BEST PAPER in Architectures track.
  3. José L. Abellán, Juan Fernández, Manuel E. Acacio, Daniele Bortolotti, Andrea Marongiu, Luca Benini and Davide Bertozzi. Design of a Collective Communication Infrastructure for Barrier Synchronization in Cluster-Based Nanoscale MPSoCs. Proc. of the Design, Automaton & Test in Europe Conference (DATE 2012). Dresden (Germany). March 2012. 
  4. José L. Abellán, Juan Fernández and Manuel E. Acacio. Efficient Hardware Barrier Synchronization in Many-Core CMPs. To appear in IEEE Transactions on Parallel and Distributed Systems. 2012.
  5. José L. Abellán, Juan Fernández and Manuel E. Acacio. Design of an Efficient Communication Infrastructure for Highly-Contended Locks in Many-Core CMPs. To appear in Journal of Parallel and Distributed Computing.

Resultados mas destacados de la tesis doctoral

La realización de la tesis doctoral ha originado la publicación en 3 congresos nacionales, 8 congresos internacionales de alto nivel y en 4 revistas internacionales indexadas en el JCR.  Destactar que un artículo en un congreso internacional de alto nivel ha sido premiado con el "Best Paper Award" en el track de arquitectura.

Estancias anteriores

Ha realizado una estancia externa en la Universidad de Ferrara (Italia) en 2011 bajo la supervisión del Dr. Davide Bertozzi para investigar en la sintetización mediante herramientas de sintetizado de tecnología digital actual, de las propuestas de sincronización desarrolladas en un simulador completo de arquitecturas multiprocesador en un sólo chip.

Aviso legalPolítica de privacidad